# 

# Examen 2 (temas 4, 5, 6 y 7)

Duración del examen: 1 hora 45 minutos.

La solución de cada ejercicio se tiene que escribir en el espacio reservado para ello en el propio enunciado. No podéis utilizar calculadora, móvil, apuntes, etc.

La solución del examen se publicará en Atenea mañana por la tarde y las notas antes del 7 de Noviembre.

### *Ejercicio 1* (objetivos 4.9 y 5.11) (1.5 puntos)

Dado el siguiente circuito CLC y los vectores de 8 bits de entrada X y Y, completad la siguiente tabla.

| X        | Y        | A | W | Wu | Ws | b | v |
|----------|----------|---|---|----|----|---|---|
| 00000000 | 11111111 |   |   |    |    |   |   |
| 11111111 | 00000001 |   |   |    |    |   |   |
| 10000000 | 10101010 |   |   |    |    |   |   |



## Ejercicio 2 (objetivo 6.14) (2 puntos)

Dado el circuito de la figura, contesta las siguientes preguntas:

a) Dibuja la leyenda del grafo de estados (0,25 puntos):



- b) Si el estado inicial es el 00, ¿qué estados son accesibles sin límite de transiciones? (0,5 puntos)
- c) Y si el estado inicial es el 11, ¿qué estados son accesibles sin límite de transiciones? (0,5 puntos)
- d) ¿A qué estado se puede llegar desde más estados diferentes (suponiendo que todos los estados fuesen accesibles)? (0,25 puntos)
- e) ¿Qué estados vuelven a si mismos (no hay cambio de estado) en alguna combinación de entradas? (0,25 puntos)
- f) Y si estoy en el estado 11 y las entradas son x=1 y y=1 ¿a que estado me voy? (0,25 puntos)

#### Ejercicio 3 (objetivo 6.11) (1.5 puntos)

Completa el grafo del circuito secuencial que dada una entrada "x" (de 1 bit) detecta los flancos ascendentes y descendentes de la entrada activando las señales "a" (ascendente) i "d" (descendente) de la salida con un 1 en el ciclo siguiente en que sucedió el flanco. El siguiente cronograma muestra un ejemplo del funcionamiento. El estado inicial del circuito es el 00.

| ciclo | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 |
|-------|---|---|---|---|---|---|---|---|---|
| X     | 0 | 1 | 1 | 0 | 1 | 1 | 1 | 0 | 0 |
| a     | 0 | 0 | 1 | 0 | 0 | 1 | 0 | 0 | 0 |
| d     | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 0 | 1 |



# Ejercicio 4 (objetivo 6.16) (2 puntos)

Completa el cronograma del siguiente circuito, asumiendo los siguientes tiempos de propagación Tp(And)=10u.t. Tp(FF)=30u.t. No olvides marcar las zonas que no podemos saber el valor de la señal. (cada línea representa 10 u.t.)





#### Ejercicio 5 (objetivos 7.7 y 7.9) (3 puntos)

Queremos diseñar un PPE que compruebe si un determinado número es primo o no. Para ello disponemos de un bloque combinacional "Divisor" que es capaz de decirnos si un número és divisor de otro en menos de un ciclo. Este módulo tienes dos entradas "N" (numerador) y "D" (denominador) y en su salida "Div" da un 1 si "N" es divisible por "D" y un 0 si no lo es.

El PPE tiene un bus de entrada de datos de 16 bits, "X", y una señal de entrada, "Begin", de un bit. El número Xu que queremos comprobar si es primo (siempre es mayor que 1) se recibirá codificado en binario por el bus de entrada "X" durante un ciclo, el mismo en el que la senal "Begin" vale 1.

El PPE tiene dos señales de salida de un bit: la senal "Primo" la señal "Done". Una vez comprobado si el número es primo o no, el PPE pone a 1 la señal "Done" durante 1 ciclo a la vez que muestra por "Primo" si el numero X<sub>u</sub> es primo o no (1 si es primo y 0 si no lo es).

"Begin" se ignora desde el ciclo siguiente en el que llega Xu hasta el ciclo anterior al que mostramos el resultado, ambos inclusive.

Para decidir si un número X<sub>11</sub> es primo o no, lo dividimos por todos números entre 2 v X<sub>11</sub> -1 v si alguno es divisor de X<sub>u</sub>, entonces retornamos que el número no es primo.

Véase el diseño completo de la UP y el incompleto de la UC. De la UC mostramos el grafo de estados en el que faltan arcos y etiquetas (los estados estan todos) así como el valor de las salidas en el que solo se muestra el valor de la señal Primo en la salida S2 (ver tabla del apartado c).



a) Indicad el tamaño de la ROM que implementa, junto con un multiplexor de buses, la UC. (0,5 punto)

Num. entradas (de 1 bit)= Num. salidas (de 1 bit)= Tamaño ROM (en bits)=

b) Indicad el camino crítico del PPE (o uno de ellos si hay varios) listando los dispositivos por los que pasa y el tiempo de este camino. Cuál es el tiempo de ciclo mínimo? (1 punto) Suponed que:

- la UC se implementa con los mínimos biestables, una ROM (ROM\_UC) y un Multiplexor de buses,
- todas las entradas del PPE están estables pasadas 300 u.t. del inicio de ciclo,
- todas las salidas del PPE deben estar estables al menos 600 u.t. antes del final de ciclo,
- el tiempo de propagación de todos los biestables es de 100 u.t.
- los tiempos de propagación de los combinacionales, desde cualquier entrada a cualquier salida, son: Tp(Not) = 10 u.t., Tp(And-2) = Tp(Or-2) = 20 u.t., Tp(+1) = 500 u.t., Tp(MUX-2-1) = 50 u.t., Tp(MUX-8-1)=120 u.t., Tp(Div)=800, Tp(EQ)=550 u.t y  $Tp(ROM_UC)=60$  u.t. (Recorded que un registro con señal Ld tiene algo más que biestables en su implementación interna)

Camino crítico= Tiempo camino crítico= Tiempo ciclo mínimo=

c) Completad el grafo de estados de la UC, al que le faltan arcos y las etiquetas de los arcos así como el valor de las salidas en cada nodo, que se deben indicar en la tabla. (1.5 punto)

|           | Ldval | Mx | Primo | Done |
|-----------|-------|----|-------|------|
| S0        |       |    |       |      |
| <b>S1</b> |       |    |       |      |

| E2 (29 de Octubre 2015) |        | IC-15-16-Q1 |
|-------------------------|--------|-------------|
| Apellidos y Nombre:     | Grupo: | DNI:        |

| S2 |  | 1 |  |
|----|--|---|--|
|    |  |   |  |